久芯网

LC4064V-5TN100I

  • 描述:宏单元数量: 64 最大延迟时间 (tpd): 5 ns 供应商设备包装: 100-TQFP(14x14) 工作温度: -40摄氏度~105摄氏度(TJ) 安装类别: 表面安装
  • 品牌: 莱迪思 (Lattice)
  • 交期:2-3 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 450

  • 库存: 0
  • 单价: ¥106.10004
  • 数量:
    - +
  • 总计: ¥47,745.02
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 内部电源电压 3V~3.6V
  • 安装类别 表面安装
  • 逻辑元件/块的数量 four
  • 宏单元数量 64
  • 制造厂商 莱迪思 (Lattice)
  • 可编程型 系统可编程
  • 闸门数量 -
  • 工作温度 -40摄氏度~105摄氏度(TJ)
  • 最大延迟时间 (tpd) 5 ns
  • 供应商设备包装 100-TQFP(14x14)
  • 输入/输出数量 64
  • 包装/外壳 100-LQFP

LC4064V-5TN100I 产品详情

LC4064V-5TN100I Lattice Semiconductor Corporation, IC CPLD 64MC 5NS 100TQFP
IC CPLD 64MC 5NS 100TQFP
CPLD ispMACH? 4000V Family 64 Macro Cells 227MHz 3.3V 100-Pin TQFP

Feature

■ High Performance 

• fMAX = 400MHz maximum operating frequency 

• tPD = 2.5ns propagation delay 

• Up to four global clock pins with programmable clock polarity control 

• Up to 80 PTs per output 

■ Ease of Design 

• Enhanced macrocells with individual clock, reset, preset and clock enable controls 

• Up to four global OE controls 

• Individual local OE control per I/O pin 

• Excellent First-Time-FitTM and refit 

• Fast path, SpeedLockingTM Path, and wide-PT path 

• Wide input gating (36 input logic blocks) for fast counters, state machines and address decoders 

■ Zero Power (ispMACH 4000Z) and Low Power (ispMACH 4000V/B/C) 

 • Typical static current 10µA (4032Z) 

• Typical static current 1.3mA (4000C) 

• 1.8V core low dynamic power 

• ispMACH 4000Z operational down to 1.6V VCC


■ Broad Device Offering 

• Multiple temperature range support 

– Commercial: 0 to 90°C junction (Tj ) 

– Industrial: -40 to 105°C junction (Tj ) 

– Extended: -40 to 130°C junction (Tj ) 

• For AEC-Q100 compliant devices, refer to LA-ispMACH 4000V/Z Automotive Data Sheet 

■ Easy System Integration 

• Superior solution for power sensitive consumer applications 

• Operation with 3.3V, 2.5V or 1.8V LVCMOS I/O 

• Operation with 3.3V (4000V), 2.5V (4000B) or 1.8V (4000C/Z) supplies 

• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI interfaces 

• Hot-socketing 

• Open-drain capability 

• Input pull-up, pull-down or bus-keeper 

• Programmable output slew rate 

• 3.3V PCI compatible 

• IEEE 1149.1 boundary scan testable 

• 3.3V/2.5V/1.8V In-System Programmable (ISP™) using IEEE 1532 compliant interface 

 • I/O pins with fast setup path 

• Lead-free package options



LC4064V-5TN100I所属分类:复杂可编程逻辑器件(CPLD),LC4064V-5TN100I 由 莱迪思 (Lattice) 设计生产,可通过久芯网进行购买。LC4064V-5TN100I价格参考¥106.100036,你可以下载 LC4064V-5TN100I中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询LC4064V-5TN100I规格参数、现货库存、封装信息等信息!

莱迪思 (Lattice)

莱迪思 (Lattice)

莱迪思半导体是低功耗可编程的领导者。在不断增长的通信、计算、工业、汽车和消费市场中,他们通过网络解决客户问题,从边缘到云。他们的技术、长期关系以及对世界一流支持的承诺,让他们的客户能够快速、轻松地释放他...

展开
会员中心 微信客服
客服
回到顶部