一般说明
Virtex II系列是一种基于IP核和定制模块的从低密度到高密度设计的高性能平台FPGA。该系列为电信、无线、网络、视频和DSP应用提供完整的解决方案,包括PCI、LVDS和DDR接口。
领先的0.15µm/0.12µm CMOS 8层金属工艺和Virtex II架构经过优化,可实现高速低功耗。Virtex II系列结合了多种灵活的功能和高达1000万个系统门的大范围密度,增强了可编程逻辑设计能力,是屏蔽编程门阵列的强大替代品。
特征
•业界第一平台FPGA解决方案
•IP浸入式架构
-40K至8M系统闸门的密度
-420 MHz内部时钟速度(高级数据)-840+Mb/s I/O(高级数据
•选择RAM™ 内存层次结构
-3 Mb双端口RAM,18 Kbit块SelectRAM资源
-多达1.5 Mb的分布式SelectRAM资源
•外部存储器的高性能接口
-DRAM接口·SDR/DDR SDRAM·网络FCRAM·降低延迟DRAM
-SRAM接口·SDR/DDR SRAM·QDR™ SRAM-CAM接口
•算术函数
-专用18位x 18位乘法器块
-快速超前进位逻辑链
•灵活的逻辑资源
-最多93184个内部寄存器/锁存器,时钟启用
-多达93184个查找表(LUT)或级联16位移位寄存器
-宽多路复用器和宽输入功能支持
-水平级联链和产品总和支持-内部三态总线
•高性能时钟管理电路
-多达12个DCM(数字时钟管理器)模块·精确的时钟去偏移·灵活的频率合成·高分辨率相移
-16个全局时钟多路复用器缓冲器
•主动互连技术
-第四代分段路由结构
-可预测的快速路由延迟,与扇出无关
•选择IO™-Ultra技术
-多达1108个用户I/O
-19个单端和6个差分标准
-每个I/O的可编程吸收电流(2 mA至24 mA)
-数字控制阻抗(DCI)I/O:单端I/O标准的片上终端电阻器
特色
灵活的逻辑资源
-最多93184个内部寄存器/锁存器,时钟启用
-多达93184个查找表(LUT)或级联16位移位寄存器
-宽多路复用器和宽输入功能支持
-水平级联链和产品支持总和
-内部三态总线
•高性能时钟管理电路
-最多12个DCM(数字时钟管理器)模块·
精确时钟去偏移
·灵活的频率合成
·高分辨率相移
-16个全局时钟多路复用器缓冲器
•主动互连技术
-第四代分段路由结构
-可预测的快速路由延迟,与扇出无关
•选择IO™-Ultra技术
-多达1108个用户I/O
-19个单端和6个差分标准
-每个I/O的可编程吸收电流(2 mA至24 mA)
-数字控制阻抗(DCI)I/O:单端I/O标准的片上终端电阻器