上图是OPA189手册中推荐的一个电路,我的问题是图中红色框中是抗混叠电路,那么这个截至频率应该怎么计算,我一开始认为计算公式是:
f=1/{2*pi*(R1+R2)*C2},后来我发现那电容C1,C3怎么办,不参与计算吗?难道公式是f=1/{2*pi*(R1+R2)*(C1+C2+C3}。所以特来论文求证大神
上图是OPA189手册中推荐的一个电路,我的问题是图中红色框中是抗混叠电路,那么这个截至频率应该怎么计算,我一开始认为计算公式是:
f=1/{2*pi*(R1+R2)*C2},后来我发现那电容C1,C3怎么办,不参与计算吗?难道公式是f=1/{2*pi*(R1+R2)*(C1+C2+C3}。所以特来论文求证大神
您好,
一般将差分电容器CDIFF(图中C2)增加到比共模电容CCM(图中C1、C3)大10倍,将差分截止频率设定为比共模截止频率低10倍频。这样可以减轻由共模组件不匹配所引入的误差。可以参考芯片ads112c04数据手册9.2.1.2 Detailed Design Procedure部分说明。