LVT16543是16位注册收发器,设计用于低电压(3.3V)VCC操作,但具有向5V系统环境提供TTL接口的能力。这些设备可以用作两个8位收发器或一个16位收发器。为每个寄存器提供单独的锁存使能(或)和输出使能(或者)输入,以允许在数据流的任一方向上进行独立控制。
为了从A输入数据或从B输出数据,A-to-B使能()输入必须为低电平。如果为低电平,则A-to-B锁存器是透明的;随后a锁存器在存储模式中的输出从低到高的转变。在低电平和低电平的情况下,3态B输出为激活状态,并反映A锁存器输出端的数据。从B到A的数据流类似,但需要使用、和输入。
提供有源总线保持电路以将未使用或浮动数据输入保持在有效逻辑电平。
为确保通电或断电期间的高阻抗状态,应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
SN74LVT16543DL可用于TI的收缩小轮廓(DL)和薄收缩小轮廓封装(DGG),在同一印刷电路板区域内提供两倍于标准小轮廓封装的I/O引脚数和功能。
SN54LVT16543的特点是在-55°C至125°C的全军事温度范围内运行。SN74LVT16543DL的工作温度为-40°C至85°C。
特色
- 先进的BiCMOS技术(ABT)设计,3.3V操作,低静态功耗
- 德州仪器WidebusTM系列的成员
- 支持混合模式信号操作(具有3.3V VCC的5V输入和输出电压)
- 支持低至2.7 V的无调节电池操作
- VCC=3.3 V,TA=25°C时,典型VOLP(输出接地弹跳)<0.8 V
- 根据MIL-STD-883C方法3015,ESD保护超过2000 V;使用机器型号时超过200 V(C=200 pF,R=0)
- 根据JEDEC标准JESD-17,锁存性能超过500 mA
- 总线保持数据输入无需外部上拉电阻器
- 支持带电插入
- 分布式VCC和GND引脚配置最小化高速开关噪声
- 流程式架构优化PCB布局
- 包装选项包括塑料300密耳收缩小外形(DL)和薄收缩小轮廓(DGG)包装以及380密耳细间距陶瓷扁平(WD)包装,中心间距为25密耳














