TLK10002CTR设备是一种双通道多速率收发器,用于高速双向点对点数据传输系统。它特别支持无线基站远程无线电头(RRH)应用,但也可以用于其他高速应用。它支持从1.2288 Gbps到9.8304 Gbps的所有CPRI和OBSAI速率。
TLK10002CTR对其低速(LS)侧数据输入上的8B/10B编码数据流执行1:1、2:1和4:1串行化。串行化的8B/10B编码数据呈现在高速(HS)侧输出上。同样,TLK10002CTR对其高速侧数据输入端上的8B/10B编码数据流执行1:1、1:2和1:4解串。反序列化的8B/10B编码数据显示在低速侧输出上。根据串行化或去串行化比率,低速侧数据速率可以在0.5Gbps到5Gbps之间,高速侧数据速率的范围可以在1Gbps到10Gbps之间。低速和高速侧数据输入和输出都是带有集成终端电阻器的差动电流模式逻辑(CML)类型。在1:1模式下,输入可以是原始(非8B/10B编码)数据,允许通过设备传输PRBS数据。
TLK10002CTR作为物理层接口设备执行数据串行化或反序列化以及时钟提取。提供灵活的计时方案以支持各种操作。它们包括支持使用从高速侧恢复的外部抖动清除时钟进行计时。
TLK10002CTR提供两种低速侧和两种高速侧环回模式,用于自我测试和系统诊断。
TLK10002CTR具有内置模式生成和验证功能,以帮助系统测试。低速侧支持PRBS 27-1223-1和231-1模式的生成和验证。除了PRBS模式外,高速侧还支持high、Low、Mixed和CRPAT long和short模式生成和验证。
TLK10002CTR在高速和低速侧都具有综合信号丢失(LOS)检测功能。在输入差分电压摆动小于LOS断言阈值的情况下断言LOS。输入差分电压摆动必须超过要清除LOS条件的去装配阈值。
每个通道的车道对齐通过在低速侧接口上实施的专用车道对齐方案实现。对接的上游链路伙伴设备需要实施车道对齐方案以实现正确的链路操作。只有在车道对齐后才能恢复正常的连接操作。
两个TLK10002CTR通道完全独立。它们可以使用不同的引用时钟、不同的数据速率以及不同的序列化或反序列化比率来操作。
TLK10002CTR的低速侧非常适合与位于同一本地物理系统上的FPGA或ASIC接口。高速侧非常适合通过光纤、电缆或背板接口与远程系统连接。TLK10002CTR支持SFP和SFP+光学模块的操作。
特色
- 双通道、10 Gbps、多速率收发器
- 支持从1 Gbps到10 Gbps的所有CPRI和OBSAI数据速率
- 集成延迟测量功能,精度高达814ps
- 支持SERDES操作,高速侧数据速率高达10 Gbps,低速侧数据速率达5G bps
- 高速和低速侧的差分CML I/O
- 每个信道共享或独立参考时钟
- 高速和低速侧的环回能力,符合OBSAI
- 支持数据重定时操作
- 支持PRBS 27-1、223-1和231-1以及高频、低频、混合频率和CRPAT长模式和短模式生成和验证
- 两个电源:1 V芯,1.5 V或1.8 V I/O
- 传输去加重和接收自适应均衡,以允许在高速和低速侧扩展背板或电缆范围
- 高速和低速侧可编程发送输出摆动。
- 100mVpp的最小接收器差分输入阈值
- 信号丢失(LOS)检测
- 背板、无源和有源铜缆或SFP/SFP+光模块接口
- 热插拔保护
- JTAG;IEEE 1149.1测试接口
- MDIO;IEEE 802.3第22条支持
- 65纳米先进CMOS技术
- 全速率下的工业环境工作温度(-40°C至85°C)
- 功耗:1.6 W典型值
- 设备封装:13 mm×13 mm,144针PBGA,1mm球距
所有商标均为其各自所有者的财产。