我们的MPC8360EVVAGDGA PowerQUIC®II Pro系列集成通信处理器是流行的PowerQUIC II系列的下一代扩展,包含基于Power Architecture®技术构建的内核。MPC8360EVVAGDGA系列集成了下一代通信引擎QUICC engine®。支持多种协议,包括千兆以太网(GbE)和OC-12异步传输模式(ATM)/SONET(POS)分组。其他增强功能包括e300核心(603e的增强版™ 具有更大缓存的内核),可扩展至667MHz,双数据速率(DDR)内存控制器和集成安全引擎。
MPC8360EVVAGDGA PowerQUICC II Pro通信处理器的先进功能使其适用于当今和未来的有线和无线接入设备,以及中小型企业网络设备。目标应用包括多租户单元(MTU)、DSL接入复用器(DSLAM)、无线基站、多用户和固定用户接入节点、分插复用器和路由器。
MPC8358E处理器是MPC8360EVVAGDGA PowerQUICC II Pro系列的一员,与MPC8360E引脚兼容。MPC8358E提供了一种经济高效、低功耗的处理解决方案,可满足宽带接入应用的性能要求,如中小型企业(SME)路由器、低端DSLAM和IP专用自动分支交换机(PABX)系统。
e300片上系统平台
MPC8360EVVAGDGA PowerQUICC II Pro系列基于e300片上系统(SoC)平台。这使得添加或删除功能块以及为新兴市场开发更多基于SoC的家族成员变得简单快捷。e300 SoC平台的核心是基于Power Architecture技术构建的e300核心。e300内核是上一代PowerQUICC II处理器中使用的603e内核的增强版。
增强功能包括两倍的L1缓存(32 KB数据缓存和32 KB指令缓存),以及集成的奇偶校验和其他性能增强功能。e300核心是与现有的基于603e核心的产品兼容的软件。
连通性
MPC8360EVVAGDGA处理器旨在支持各种通信接口,如MII、RMII、GMII、TBI、RTBI、NMSI、UTOPIA、POS和TDM。双32位DDR内存控制器有助于确保高速内存访问和高达133MHz的本地系统总线。额外的系统连接由双UART、双内部集成电路(I²C)、双串行外围接口(SPI)、PCI接口和通用串行总线(USB)接口(USB 2.0全/低速兼容)提供。
集成安全性
MPC8360EVVAGDGA和MPC8358E处理器具有集成的安全功能,其强大的集成安全引擎源自我们的安全协处理器产品线。集成安全支持DES、3DES、MD-5、SHA-1、AES和ARC-4加密算法,以及公钥加速器和片上随机数生成器。集成安全引擎能够根据IPsec、IEEE®802.11i标准和其他安全协议的要求进行单次加密和身份验证。
- DSLAM
 - MTU公司
 
多服务接入节点(MSAN)无线基础设施
- 基站收发信台(BTS)
 - 基站控制器(BSC)
 - 无线电网络控制器(RNC)
 - 节点B
 
- 入侵检测/防护系统(IDS/IPS)
 - 安全VPN
 - 防火墙
 
特色
- e300核心工作频率从266 MHz到667 MHz
     
- 32位高性能超标量内核
 - 667MHz时为1261 MIPS;266 MHz时503 MIPS
 - 双精度浮点、整数、加载/存储、系统寄存器分支处理器单元和32 KB数据和32 KB指令缓存,支持行锁定
 
 - QUICC Engine®最初工作频率高达500 MHz
     
- 两个32位RISC控制器,用于灵活支持通信外设
 - 八个统一通信控制器(UCC),支持以下协议和接口:
 - 10/100/1000 Mbps以太网
 - ATM SAR支持AAL5、AAL2、AAL1、AAL0、TM 4.0 CBR、VBR、UBR业务类型,最多64KB外部连接
 - ATM反向复用(IMA)
 - POS高达622 Mbps
 - 透明的
 - 高密度脂蛋白胆固醇
 - 多链路、多类PPP
 - HDLC总线
 - UART公司
 - 双同步
 - 一个多通道通信控制器(MCC),支持
       
- 256个信道,最多8个TDM
 - 每个通道的透明和HDLC模式
 - 支持7号信令系统(SS7)
 - 几乎任何子组组合都可以复用到单个或多个TDM接口
 
 - 两个UTOPIA/POS接口,每个支持多达128个多PHY
 - 两个串行外围接口(SPI)
 - 八个TDM接口(T1/E1)
       
- 64 kbps和256信道的聚合带宽
 - 单个TDM链路上最多16 Mbps和256个信道
 - 2048字节的SI RAM(1024个条目)
 - 八个可编程选通
 - 位或字节分辨率
 - 独立的发送和接收路由,帧同步
 - 支持T1、CEPT、T1/E1、T3/E3、脉冲码调制高速公路、ISDN主/基本速率、NXP®芯片间数字链路(IDL)和用户定义的TDM串行接口
 
 - 16个独立的波特率发生器
 - 四个独立的16位定时器,可作为两个32位定时器互连
 - 两个SPI端口,可配置为用于管理数据输入/输出(MDIO)的以太网管理端口,另一个可配置为低成本串行外围设备;SPI还具有CPU模式,可由CPU而不是通过QUIC引擎进行配置
 
 - USB接口(USB 2.0全/低速兼容)
 - DDR内存控制器
     
- 支持DDR1和DDR2 SDRAM的可编程定时
 - 2 x 32位或1 x 64位数据接口;高达333 MHz数据速率
 - 四组内存,每组最多1 GB
 - 完全ECC支持
 
 - PCI接口
     
- 一个32位PCI 2.2总线控制器(3.3V I/O;最高66 MHz)
 
 - 集成安全性(仅限MPC8360E和MPC8358E)
     
- 公钥执行(RSA和Diffie-Hellman)
 - 数据加密标准执行(DES和3DES)
 - 高级加密标准(AES)执行
 - ARC-4执行(RC4兼容算法)
 - 消息摘要执行(SHA、MD5、HMAC)
 - 随机数生成(RNG)
 
 - 本地总线控制器
     
- 多路复用32位地址和数据,工作频率高达133 MHz
 - 32、16和8位端口大小由片上存储器控制器控制
 
 - 双UART(DUART)
 - 双I²C接口(主或从模式)
 - 四通道DMA控制器
 - 通用并行I/O
 - IEEE 1149.1 JTAG测试访问端口
 - 包装选项:37.5 mm x 37.5 mm 740 TBGA
 - 工艺技术:130纳米CMOS
 - 电压:1.2伏核心电压,3.3和2.5伏I/O
 - 该产品包含在恩智浦的产品寿命计划中,在推出后至少可保证10年的供应
 
 
  









