久芯网

LFE3-150EA-IO-EVN

  • 描述:配套使用/相关货物: LFE3-150EA 种类: 可编程门阵列 涵盖内容: 董事会
  • 品牌: 莱迪思 (Lattice)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

  • 库存: 0
  • 单价: ¥5,137.96853
  • 数量:
    - +
  • 总计: ¥5,137.97
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 过时的
  • 种类 可编程门阵列
  • 平台 -
  • 制造厂商 莱迪思 (Lattice)
  • 涵盖内容 董事会
  • 配套使用/相关货物 LFE3-150EA
  • 特点 -

LFE3-150EA-IO-EVN 产品详情

LatticeECP3��� 莱迪思半导体(Lattice Semiconductor)的第三代高价值FPGA提供了业界最低的功耗和任何支持SERDES的FPGA设备的价格。LatticeECP3 FPGA系列提供符合XAUI抖动的多协议3.2G SERDES、DDR3内存接口、强大的DSP功能、高密度片上存储器和高达149K LUTS,所有这些都是具有SERDES功能的FPGA的一半功耗和一半价格。这些莱迪思FPGA还提供灵活、可靠和安全的配置选项,如双引导功能、位流加密和TransFR字段升级功能。LatticeECP3��� 设备适用于高容量、高速、低成本的应用。

特色

 提高逻辑密度,提高系统集成度

•17K至149K LUT

•116至586个I/O 嵌入式SERDES

•150 Mbps至3.2 Gbps,用于通用8b10b、10位SERDES和8位SERDES模式

•所有其他协议的数据速率为每信道230 Mbps至3.2 Gbps

•每个设备最多16个通道:PCI Express、SONET/SDH、以太网(1GbE、SGMII、XAUI)、CPRI、SMPTE 3G和串行RapidIO

 系统DSP™

•完全可级联的切片架构

•12至160个切片,实现高性能乘法和累加

•强大的54位ALU操作

•时分复用MAC共享

•舍入和截断

•每个切片支持

-一半36x36,两个18x18或四个9x9乘法器

-高级18x36 MAC和18x18乘法累加(MMAC)操作

 灵活的内存资源

•最高6.85Mbits sysMEM™ 嵌入式块RAM(EBR)

•36K至303K位分布式RAM

 sysCLOCK模拟PLL和DLL

•每个设备两个DLL和最多十个PLL

 预设计源同步I/O

•I/O单元中的DDR寄存器


•专用读/写调平功能

•专用传动逻辑

•源同步标准支持

-ADC/DAC,7:1级,XGMII

-高速ADC/DAC器件

•支持DQS的专用DDR/DDR2/DDR3内存

•输出上的可选符号间干扰(ISI)校正

 可编程系统I/O™ 缓冲区支持多种接口

•芯片端接

•输入端的可选均衡滤波器

•LVTTL和LVCMOS 33/25/18/15/12

•不锈钢33/25/18/15 I,II

•HSTL15 I和HSTL18 I、II

•PCI和差分HSTL、SSTL

•LVDS、总线LVDS、LVPECL、RSDS、MLVDS

 灵活的设备配置

•配置I/O专用库

•SPI启动闪存接口

•支持双引导映像

•从SPI

•TransFR™ 用于简单字段更新的I/O

•软错误检测嵌入式宏

 系统级支持

•符合IEEE 1149.1和IEEE 1532

•显示逻辑分析仪

•ORAstra FPGA配置实用程序

•用于初始化和通用的片上振荡器

•1.2 V核心电源



LFE3-150EA-IO-EVN所属分类:嵌入式复杂逻辑(FPGA、CPLD)评估板,LFE3-150EA-IO-EVN 由 莱迪思 (Lattice) 设计生产,可通过久芯网进行购买。LFE3-150EA-IO-EVN价格参考¥5137.968531,你可以下载 LFE3-150EA-IO-EVN中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询LFE3-150EA-IO-EVN规格参数、现货库存、封装信息等信息!

莱迪思 (Lattice)

莱迪思 (Lattice)

莱迪思半导体是低功耗可编程的领导者。在不断增长的通信、计算、工业、汽车和消费市场中,他们通过网络解决客户问题,从边缘到云。他们的技术、长期关系以及对世界一流支持的承诺,让他们的客户能够快速、轻松地释放他...

展开
会员中心 微信客服
客服
回到顶部