ADC核心采用多级差分流水线结构,具有集成输出纠错逻辑。ADC具有宽带宽、差分采样和保持、模拟输入放大器,支持多种用户可选择的输入范围。集成电压基准简化了设计考虑。提供占空比稳定器(DCS)以补偿ADC时钟占空比的变化,从而使转换器保持优异的性能。
ADC输出数据直接路由到JESD204A串行输出端口。此输出处于CML电压电平。提供CMOS或LVDS同步输入(DSYNC)。
灵活的断电选项可在需要时实现显著的节电。
使用3线SPI兼容串行接口完成设置和控制编程。
AD9641采用32引脚LFCSP,在-40°C至+85°C的工业温度范围内使用。
应用- 通信
- 分集无线电系统
- 多模数字接收机(3G和4G)GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、TD-SCDMA
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声波设备
特色
- JESD204A编码串行数字输出
- SNR=73.7 dBFS@70 MHz和80MSPS
- SNR=72.8 dBFS@70 MHz和155MSPS
- SFDR=94 dBc@70 MHz和80 MSPS
- SFDR=90 dBc@70 MHz和155 MSPS低功率:238 mW@80 MSPS 1.8 V电源操作
- 低功率:238 mW@80 MSPS,313 mW@155 MSPS
- 1.8 V电源操作
- 整数1对8输入时钟分频器
- 中频采样频率至250 MHz
- 其他功能请参见数据表