久芯网

CDCVF2510APW

  • 描述:电源电压: 3V~3.6V 输入比率 / 输出比率: 2:11 最大频率: 175兆赫 供应商设备包装: 24 TSSOP 工作温度: 0摄氏度~85摄氏度 安装类别: 表面安装
  • 品牌: 德州仪器 (Texas)
  • 交期:2-3 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

展开

起订量: 1

数量 单价 合计
1+ 30.83664 30.83664
10+ 27.15340 271.53409
30+ 24.95602 748.68069
100+ 22.73771 2273.77100
500+ 21.71226 10856.13150
1000+ 21.25185 21251.85900
  • 库存: 10022
  • 单价: ¥30.83665
  • 数量:
    - +
  • 总计: ¥30.84
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 电线数量 one
  • 制造厂商 德州仪器 (Texas)
  • 安装类别 表面安装
  • 输入差分 / 输出差分 否/否
  • 分频器或倍频器 否/否
  • 种类 PLL时钟驱动器
  • 锁相回路 Yes with Bypass
  • 输入值 LVTTL
  • 输出 LVTTL
  • 电源电压 3V~3.6V
  • 输入比率 / 输出比率 2:11
  • 最大频率 175兆赫
  • 工作温度 0摄氏度~85摄氏度
  • 包装/外壳 24-TSSOP(0.173“,4.40毫米宽)
  • 供应商设备包装 24 TSSOP
  • 特点 -
  • 色彩/颜色 -

CDCVF2510APW 产品详情

CDCVF2510APW是一款高性能、低偏斜、低抖动、锁相环(PLL)时钟驱动器。CDCVF2510APW使用锁相环(PLL)在频率和相位上精确地将反馈(FBOUT)输出与时钟(CLK)输入信号对齐。它专门设计用于同步DRAM。CDCVF2510APW工作电压为3.3V VCC,还提供集成的串联阻尼电阻器,非常适合驱动点对点负载。

一组10个输出提供CLK的10个低偏斜、低抖动拷贝。输出信号占空比调整为50%,与CLK的占空比无关。通过控制(G)输入启用或禁用输出。当G输入为高时,输出在相位和频率上与CLK切换;当G输入为低时,输出被禁止为逻辑低状态。当没有输入信号(<1 MHz)施加到CLK时,设备自动进入断电模式;输出进入低状态。

与许多包含PLL的产品不同,CDCVF2510APW不需要外部RC网络。PLL的环路滤波器包含在芯片上,最大限度地减少了部件数量、电路板空间和成本。

由于其基于PLL电路,CDCVF2510APW需要稳定时间来实现反馈信号与参考信号的锁相。在上电和施加固定频率、CLK处的固定相位信号或PLL参考或反馈信号的任何变化之后,需要该稳定时间。PLL可以通过将AVCC捆绑到地来旁路,以用作简单的时钟缓冲器。

CDCVF2510APW的工作温度为0°C至85°C。

特色

  • 设计满足并超过PC133 SDRAM注册DIMM规范1.1版
  • 扩频时钟兼容
  • 工作频率20 MHz至175 MHz
  • 66 MHz至166 MHz的静态相位误差分布为±125 ps
  • 66 MHz至166 MHz的抖动(cyc–cyc)为|70 |ps
  • 先进的深亚微米工艺与当前一代PC133设备相比,功耗降低40%以上
  • 自动频率检测以禁用设备(断电模式)
  • 可提供塑料24针TSSOP
  • 将一个时钟输入分配给一组10个输出
  • 外部反馈(FBIN)端子用于将输出与时钟输入同步
  • 25-片上串联阻尼电阻器
  • 无需外部RC网络
  • 工作电压为3.3 V
  • 应用
    • DRAM应用程序
    • 基于PLL的时钟分配器
    • 非PLL时钟缓冲器
CDCVF2510APW所属分类:时钟发生器/锁相环/频率合成芯片,CDCVF2510APW 由 德州仪器 (Texas) 设计生产,可通过久芯网进行购买。CDCVF2510APW价格参考¥30.836646,你可以下载 CDCVF2510APW中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询CDCVF2510APW规格参数、现货库存、封装信息等信息!

德州仪器 (Texas)

德州仪器 (Texas)

德州仪器公司(TI)是一家开发模拟IC和嵌入式处理器的全球半导体设计和制造公司。通过雇用世界上最聪明的人,TI创造了塑造技术未来的创新。如今,TI正在帮助超过10万名客户改变未来。

会员中心 微信客服
客服
回到顶部